首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
MCU 单片机技术
»
ARM
» ARM9(S3C2440)钟表与定时器
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
ARM9(S3C2440)钟表与定时器
发短消息
加为好友
yuyang911220
当前离线
UID
1029342
帖子
9914
精华
0
积分
4959
阅读权限
90
在线时间
286 小时
注册时间
2014-5-22
最后登录
2017-7-24
论坛元老
UID
1029342
性别
男
1
#
打印
字体大小:
t
T
yuyang911220
发表于 2015-2-26 14:43
|
只看该作者
ARM9(S3C2440)钟表与定时器
定时器
,
晶体管
,
开关
ARM9(S3C2440)时钟与定时器
时钟概念
一、时钟脉冲:一个按
一定电压幅度
,一定
时间间隔连续发出的脉冲信号
。
二、时钟频率:单位时间(如一秒)内产生的时钟脉冲个数。
时钟作用
时钟信号时时序逻辑(如一些芯片要一定的延时时间才能工作)的基础,它用于决定逻辑单元中的状态何时更新。数字芯片中众多的晶体管都工作在开关状态,他们的导通和关断动作无不是按照时钟信号的节奏进行的。
(1)
时钟产生-----晶振
优点:性能稳定,频率稳定,准确。
缺点:频率仅由晶体决定,通常是特定晶体被制成客户所需要的振荡器,导致成本,周期较长,不利于快速上市,而且难以获得非标准的频率。
(2)
时钟产生-----PLL
PLL(锁相环)合成器是一种更为复杂的系统时钟源。通用PLL合成器需要一个外部晶体并包含一个能够对晶体的特定
频率加倍
或分频的集成锁相环(PLL)电路。
S3C2440有两个PLL:MPLL与UPLL.
(1)、UPLL专用于USB设备。
(2)、MPLL用于CPU及其他外围器件。
通过MPLL会产生三个部分的时钟频率:FCLK,HCLK,PCLK.
FCLK用于CPU核
,
HCLK用于AHB
(Advanced High-performance Bus:常用语高速外设),
PCLK用于APB
(Advanced Peripheral Bus:常用语低速外设)总线的设备(比如UART).
(1)、上电几毫秒后,(按下复位键(可以不需要这一步,系统自动复位)),外部晶振输出稳定,FCLK=外部晶振频率(12MHZ),nRESET信号恢复高电平后,
CPU开始执行命令。
(2)、在设置MPLL几个寄存器后,需要等待一段时间(Lock Time),MPLL的输出才稳定。在这段时间内,FCLK停止震动,CPU停止工作。Lock Tine的长短
由寄存 器LOCKTIME设定。
(3)、Lock Time之后,MPLL输出正常,CPU工作在新的FCLK(如400MHZ)下。
寄存器
S3C2440的时钟频率寄存器:
(1)、LOCKTIME寄存器
(2)、MPLLCON寄存器
(3)、CLKDIVN寄存器
MPLLCON
该寄存器用于设置FCLK与Fin (如我们的外部晶振为12MHz,那么Fin就是12MHz) 的倍数。公式如下:
MPLL(FCLK) = ( 2*m*Fin ) / (p * 2^s)
其中:m=MDIV+8 , p=PDIV+2, s=SDIV
CLKDIVN
该寄存器用于设置FCLK,HCLK,PCLK三者之间的比例。
定时器
收藏
分享
评分
继承事业,薪火相传
回复
引用
订阅
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议