首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

FPGA跑飞

FPGA跑飞

当外来判断条件和状态机所用时钟不是一个时钟域时就可能会出现状态机跑飞。

原因分析:

如果fpga状态跳转正好和在判断条件跳转信号边沿的话就会跑飞,


就是跳转条件 边缘不明确

if条件如果是一个不明确状态,就比较容易跑飞 ,即亚稳态


解决措施:
对异步信号(不明确状态)用状态机的跳转时钟同步一下,避免亚稳态,多两级触发器同步可降低亚稳态出现的几率
返回列表