标题:
TLV1544应用笔记
[打印本页]
作者:
yumuzi
时间:
2010-8-10 08:32
标题:
TLV1544应用笔记
TLV1544应用笔记
TLV1544
是
TI
公司的
10
位
AD
转换器。
我的队友说,这个
AD
芯片的时序有点变态。原因是,它在
CS
的下降沿就完成了第一次转化,而其他的转化都是在
CLK
的下降沿或上升沿转化的。
别的
AD
芯片都没遇见过在
CS
的下降沿转化。
INV CLK
用来选择其它
9
位转化数据是在
CLK
的下降沿产生还是上升沿。
CSTART
的功能是什么还没搞清楚,只知道接
VCC
的时候能正常工作。
芯片引脚图如下:
时序图如下:
电路连接图如下:
DATA OUT
接
msp
的
P4.0
(单片机用来接收转化数据)
DATAIN
接
msp
的
P4.3
(用来进行通道选择)
I/O CLK
接
msp
的
P4.2
(单片机提供时钟信号)
CS
接
msp
的
P4.1
EOC
悬空(也可接单片机,用来提示转化结束)
A0~A3
模拟输入端口
REF+
接基准电压
FS
、
CSTART
、
VCC
接
+5V
REF-
、
INVCLK
、
GND
接地
按上述接法如果出不来,可将模拟输入端口用
1
个小电容连接到地进行稳定(也可不接,但结果可能不稳定,)
VCC
也用
10uF
的电容连接到地,另外模拟地与数字地用
0
欧的电阻隔开。
这是INV CLK接地的电路图解法,也可将它接VCC,但我没有试。
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/)
Powered by Discuz! 7.0.0