标题:
C64x系列定点DSP性能比较及发展趋势
[打印本页]
作者:
电子工匠
时间:
2011-6-28 23:09
标题:
C64x系列定点DSP性能比较及发展趋势
C64x系列定点DSP性能比较及发展趋势[hide][/hide]
1
、
最常用的
DSP C641x
和
C641xT
系列
◆基于
TMS320C64x
内核,处理器的峰值速度为
8000MMACS
(主频
1GHz
)
◆多达
6
个多用途通信端口
◆
3
个常规
32
位定时器和片上振荡器
◆
HPI
为微处理器提供了
32 /16
位接口
◆集成的以太网
MAC
和
PCI
能够帮助降低系统成本
(C6412)
◆大型存储器:高达
512KB L2
和
16KB L1P
高速缓存以及
16KB L1D
高速缓存
(C6418)
2
、
高性价比的
DSP C642x
系列
◆基于
TMS320C64x+
内核,处理器的峰值速度为
5600MMACS
(主频
700MHz
)
◆
C6424
和
C6421 DSP
将原始
DSP
处理能力提高
1.6
倍到
2
倍(例如,峰值为
16
位
MMACS
),而且价格降低了
50%
,从而将前几代
DSP
的性价比提高了
2.5
倍多。
◆通过具有
4.8GB/s
吞吐量和
333MHz DDR2
存储器接口的
EDMA 3.0
启用强大的
I/O
功能
◆
C6421 DSP
在
400MHz
运行时是成本最低的
TMS320C64x DSP
,而且与其它
C642x DSP
引脚对引脚兼容,允许性能、特性集和价格的可升级性
◆片上以太网
MAC
缩减了联网
DSP
应用的物料清单
(BOM)
。
◆片上存储器通过减少外部存储器的需求进一步缩减了
BOM
成本
3
、单核最高性能的
DSP C645x
系列
◆基于
TMS320C64x+
内核,主频高达
1.2GHz
,峰值速度高达
9600 MMACS (C6455 )
◆
Serial RapidIO (SRIO)
与千兆以太网 MAC 串行器/解串器 (SERDES) 接口支持高效互连通信,可实现高效的处理器间通信
◆大量片上存储器选项,支持高速
DDR2 SDRAM
扩展接口
◆新内核将周期性能提高了
20%
◆将代码大小缩小了
20-30%
◆
16
位紧凑指令和
SP LOOP
软件流水缓存
4
、综合性能最高的多核
DSP C647x
系列
◆包括针对性能、功率和值优化的解决方案,它们集成了多个
C64x+
内核
◆最高性能的多核
DSP
具有高达
4.2GHz
的性能
◆最佳功率性能的多核
DSP
具有
3GHz
性能(在
0.15 mW/MIPS
时)
◆
6
核
C6472
具有高达
33,600 MMACS
、
3
核
C6474
具有
28800MMACS
的测试性能
◆与基于
C64x
或
C64x+
内核的
TI
单核
DSP 100%
的代码兼容性
◆
TI
的
SmartReflex
技术通过改进内核在集成到系统中时的电压降低了器件的功耗。
◆串行器
/
解串器
(SERDES)
接口
◆
SGMII
以太网
MAC (EMAC)
◆天线接口
(AIF)
◆串行快速
I/O (SRIO)
◆高达
4.8MB
的
L1/L2 RAM
◆
TI
最快速的
DDR2
存储器接口在芯片上以
667MHz
运行
5
、
C6000
定点
DSP
发展趋势
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/)
Powered by Discuz! 7.0.0