标题:
高手看看 关于ADSP与FPGA的通讯测试
[打印本页]
作者:
maeleton1
时间:
2005-10-13 10:07
标题:
高手看看 关于ADSP与FPGA的通讯测试
FPGA映射在TS101的MS0空间,用的是慢速设备协议.SYSCON寄存器配置为MS0空间32位总线,4个等待周期. 写了个测试程序向FPGA写数据. #include
#include
#define MS0 0x8000000 //MS0地址 void main() { int reg_systat,reg; int *p=(int *)MS0; __builtin_sysreg_write(__SYSCON,0x0001f9e7); /*initialize DSP bus, Host Bus Width 32-bit, pipeline protocol, pipelin depth 4 External Bus Width 32-bit, MS0 space uses slow device protocol, 4 wait cycles */ p[1]=0x00100000; //为几个地址赋值 p[2]=0x40000; p[4]=0x0; p[8]=0x1; } 但是数据写不进去,DSP的输出信号MS0,地址线电平也都没有变化,是我的程序有问题吗?还是FPGA设计的慢速设备协议有问题,仿真是没有问题的.
作者:
小小油条
时间:
2006-4-6 10:56
我想知道,你的问题解决了没有
我是刚刚接触fpga,谢谢回复
作者:
dspchef
时间:
2006-5-21 22:05
你好,我也用ts的DSP在做,也用到了FPGA,多交流。
qq:13702182
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/)
Powered by Discuz! 7.0.0