标题:
射频电路板抗干扰设计之元器件布局和布线
[打印本页]
作者:
520503
时间:
2012-3-8 08:36
标题:
射频电路板抗干扰设计之元器件布局和布线
设计印制板首要的任务是对电路进行分析,确定关键电路。这就是要识别哪些电路是干扰源,哪些电路是敏感电路,弄清干扰源可能通过什么路径干扰敏感电路。射频电路工作频率高,干扰源主要是通过电磁
辐射
来干扰敏感电路,因此射频电路
PCB
板抗干扰设计的目的是减小
PCB
板的电磁
辐射
和
PCB
板上电路之间的串扰。
1. 1
元器件
的布局
由于SMT一般采用红外炉热流焊来实现
元器件
的
焊接
,因而
元器件
的布局影响到焊点的质量,进而影响到产品的成品率。而对于射频电路
PCB
设计而言,
电磁兼容
性要求每个电路模块尽量不产生电磁
辐射
,并且具有一定的抗电磁干扰能力,因此
元器件
的布局也影响到电路本身的干扰及抗干扰能力,直接关系到所设计电路的性能。故在进行射频电路
PCB
设计时除了要考虑普通
PCB
设计时的布局外,主要还须考虑如何减小射频电路中各部分之间的相互干扰、如何减小电路本身对其他电路的干扰以及电路本身的抗干扰能力。
根据经验,射频电路效果的好坏不仅取决于射频电路板本身的性能指标,很大部分还取决于与CPU处理板间的相互影响,因此在进行
PCB
设计时,合理布局显得尤为重要。布局的总原则是
元器件
应尽可能同一方向排列,通过选择
PCB
进入熔锡系统的方向来减少甚至避免
焊接
不良的现象;根据经验
元器件
间最少要有 0.5mm的间距才能满足
元器件
的熔锡要求,若
PCB
板的空间允许,
元器件
的间距应尽可能宽。对于双面板一般应设计一面为SMD及SMC元件,另一面则为分立元件。
布局中应注意 :
1)首先确定与其他
PCB
板或系统的接口
元器件
在
PCB
板上的位置,必须注意接口
元器件
间的配合问题(加
元器件
的方向等) ;
2)因为掌上用品的体积都很小,
元器件
间排列很紧凑,因此对于体积较大的
元器件
,必须优先考虑,确定出相应位置,并考虑相互间的配合问题;
3)认真分析电路结构,对电路进行分块处理(加高频放大电路、混频电路及解调电路等) ,尽可能将强电信号和弱电信号分开,将数字信号电路和模拟信号电路分开,完成同一功能的电路应尽量安排在一定的范围之内,从而减小信号环路面积;各部分电路的滤波网络必须就近连接,这样不仅可以减小
辐射
,而且可以减少被干扰的机率,提高电路的抗干扰能力;
4)根据单元电路在使用中对
电磁兼容
性敏感程度不同进行分组。对于电路中易受干扰部分的
元器件
在布局时还应尽量避开干扰源(比如来自数据处理板上CPU的干扰等) 。
1. 2 布 线
在基本完成
元器件
的布局后,就可开始布线了。布线的基本原则为:在组装密度许可情况下,尽量选用低密度布线设计,并且信号走线尽量粗细一致,有利于阻抗匹配。
对于射频电路,信号线的走向、宽度、线间距的不合理设计,可能造成信号传输线之间的交叉干扰;另外,系统电源自身还存在噪声干扰,所以在设计时频电路
PCB
时一定要综合考虑,合理布线。布线时,所有走线应远离
PCB
板的边框2 mm左右,以免
PCB
板制作时造成断线或有断线的隐患。
电源线要尽可能宽,以减少环路
电阻
,同时使电源线、地线的走向和数据传递的方向一致,以提高抗干扰能力;所布信号线应尽可能短,并尽量减少过孔数目;各
元器件
间的连线越短越好,以减少分布参数和相互间的电磁干扰;对不相容的信号线应尽量相互远离,且尽量避免平行走线,而在正反两面的信号线应相互垂直;布线时在需要拐角的地方应以135°角为宜,避免拐直角。
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/)
Powered by Discuz! 7.0.0