标题:
一种单级长延时电路的设计
[打印本页]
作者:
forsuccess
时间:
2012-3-8 23:21
标题:
一种单级长延时电路的设计
调查显示,在整个世界范围内,存储器芯片的交易大概占了半导体交易的三分之一,存储器成为数字产品中重要组成部分。存储器的存储速度、功耗成为存储器芯片研发中重要指标。存储器电路根据不同的应用和不同的存储方式分成了各种不同的种类,包括SRAM,DRAM,ROM.EPROM,FLASH和FRAM等。随着电子设备的发展,电子设备的存储容量越做越大,存储密度也越来越高。存储密度的不断发展,快速推动了半导体工艺的发展,使半导体工艺的特征尺寸越做越小。同时存储器基本单元结构也不断创新和缩小,从典型的8T、6T到一个单管。
随着特征尺寸的减小,芯片存储密度的增大,仔储器读写速度的不断提高,存储器渎写时位线上的寄生电容越来越成为芯片读取速度的关键。大的位线电容导致读取数据时,电容的充放电变得缓慢,严重制约着存储器读写速度。现在大规模的存储器的数据读写,一般都需要上下预充电和灵敏放大器的参与。灵敏放大器的类型分为:电压灵敏放大器和电流灵敏放大器。上下预充电和灵敏放大器的应用使存储器的读写一般都采用异步时序进行读写。先通过地址检测器,产生地址检测信号,再使用地址检测信号产生一些列错开的时序控制信号。控制信号分别对预充电电路、基本存储单元、灵敏放大器、输入输出锁存器进行异步时序控制。控制信号需要进行延迟处理、展宽处理和错位处理。因存储器的容量的急剧增大,每一位线上带的基本存储单元也相应增加,存储位线上的电容变得显著。导致灵敏放大器读写时间增加。因此预充电的工作和灵敏放大器的工作需要更宽的电平脉冲,同时灵敏放大器的脉冲要在预充电脉冲之后。用RC延时产生展宽脉宽,每一级最多展宽到输入信号脉宽的两倍。需要多级展宽才能得到适合的宽脉宽。并且用RC产生长延时信号需要几级RC电路且每一级RC之间还需要有缓冲器,同时输入脉冲不能太窄,否则状态容易在不同的工艺角上出现飘掉的可能。同时多级的RC消耗比较大的芯片面积。本文在分析传统多级RC输入低脉冲展宽电路原理基础上,用单级的思想设计了单级长延时电路。
1 传统多级RC输入低脉冲展宽电路
1.1 传统低脉冲展宽电路原理分析
传统低脉冲展宽电路如图1所示,输入Vin为低的窄脉冲,令其脉冲宽度为Win,第一级的输出V1,令其脉冲宽度为W1,第二级的输出V2,令其脉冲宽度为W2,第i-1级的输出为Vi-1,令其脉冲宽度为VOUT,最后输出脉冲,另其脉冲宽度为WOUT。
则经过第一级的脉宽展宽为:W1=Win+R1C1且R1C1<Win。
经过第二级的脉宽展宽为:W2=W1+R2C2且R2C2<W1。
经过第i级的脉宽展宽为:Wi-1=Wi-2+Ri-1Ci-1且Ri-1Ci-1<Wi-2。
最后输出脉宽展宽为:WOUT=Wi-1+RiCi且RiCi<Wi-1。
由上面分析可知,多级RC输入低脉冲展宽电路,首先对输入脉冲宽度有要求,如果输入脉宽太窄,比如说1ns的延时,则要得到12ns的脉宽至少要4级,且每一级的RC延迟要小于这级的输入低脉冲宽度,否则产生的输出脉宽在中间将断开,分成两个相隔的输入低脉冲,同时如果Vin低脉冲太窄,则不能使电容的电压充到使反相器状态发生翻转的最低高电平处,则与门的一端输入一直为高,另一端为Vin,因此不能使输入的窄脉冲发生展宽。
此RC多级脉宽展宽电路,需要耗费比较大的芯片版图面积。下面假设输入为1ns的低脉冲,5级RC延时展宽电路,仿真得到的结果如图2。
可知窄的低脉冲需要多级才能展开到一定的脉冲宽度,而且每一级必须保证RC延迟小于输入脉冲本身的宽度,否则输出脉冲不能连续。
2 单级宽脉宽产生电路原理图
单级宽脉宽产生电路如图3所示,基本工作原理如下:输入VIN为低态时,P1管导通,结点2被拉到高电平,结点3变为低电平,N3管关断,同时结点6变为高电平使N2管导通,将结点4拉低,此时输出电压VOUT变为低电平。当VIN变为高态时,结点6的电平变低,N2管关断,结点2,3的状态保持不变,N3管任然关断,此时恒定电流源IDC对电容C1进行充电,当电容C1充电到VTH时,反向器状态开始翻转,充电到使反相器状态完全翻转时,结点5变为高电平,N1导通,结点2被拉低,VOUT变为高电平。这样实现了低脉冲被锁到VOUT,只有电容C1被充电到一定值时,输出VOUT才发生翻转。
令C1被充电到VC时,VOUT从低变高,充电时间为TR,输入VIN低脉冲宽度为WIN,输出低脉冲宽度为WOUT,则有:
可以通过增大C1,减小IDC,TR增大,从而使WOUT增大,实现一级低脉冲展宽,且对输入脉宽的没有要求,很窄的输入脉冲也能直接被展到很宽。图4是该单级宽脉宽产生电路的仿真波形。
从仿真结果可知,输入一个1ns的低脉冲经过该电路直接展宽为11ns,而且展宽的宽度可以根据具体的要求,通过调整IDC、C1实现。且通过设计高精度IDC可以使延长做的很精准。
3 结束语
本文设计的单级长延时产生电路,在TSMC0.35微米工艺得到验证,用了极小的版图面积。此长延时产生电路,对输入的低脉宽宽度没有任何要求,而且一次展宽到位。同时可以通过设计精准的电流源和利用工艺偏差比较小的电容提高精度。此电路运用在异步时序控制信号产生电路里非常实用,随温度变化和工艺角变化相对较小。
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/)
Powered by Discuz! 7.0.0