标题:
并串转换能把速度做高吗?
[打印本页]
作者:
monchy
时间:
2006-3-24 22:13
标题:
并串转换能把速度做高吗?
用触发器做了一个7*8bit的并串转换器,用于把数据并行读入串行读出,触发器输入端加了多路选择器,用于选择输入和输出,用计数器选择并行读入的和串行输出的时机,后仿时钟只能做到50多M,大家都是怎么做的,有没有可能达到100M以上啊?比如加约束或使用分布式ram~~~请大家指教!
我用的是spartan3的片子
作者:
monchy
时间:
2006-3-26 22:55
噢,错了,用触发器可以做到90多M,分布式ram做不快,只能50M左右
作者:
monchy
时间:
2006-3-26 22:57
现在的问题是,时钟做得再高些由于触发器建立时间不够就触发不上了
作者:
CECO
时间:
2006-4-1 13:38
BRAM和dram本身的速度好象在1-3ns的量级。如果辅助速度跟不上,就会出现这类问题。
ceco
作者:
CECO
时间:
2006-4-1 13:39
BRAM和dram本身的速度好象在1-3ns的量级。如果辅助速度跟不上,就会出现这类问题。
ceco
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/)
Powered by Discuz! 7.0.0