• Frequency-locked loop (FLL) is trimmable for accuracy — 0.2% resolution using internal 32-kHz reference — 2% deviation over voltage and temperature using internal 32-kHz reference 这两句因该怎么理解呢?另外QG8 Datasheet中Figure10-2显示若用内部参考时钟(32kHz)、RDIV=1、启用FLL、BDIV=1 根据公式(1)得到总线周期为8M,试验也是如此,但是不明白公式中“2×总线分频器” 中的2 在Figure10-2中的哪得以体现。作者: wxw816 时间: 2006-3-28 16:40