Board logo

标题: QG8时钟(文字) [打印本页]

作者: wxw816    时间: 2006-3-28 16:38     标题: QG8时钟(文字)

• Frequency-locked loop (FLL) is trimmable for accuracy
— 0.2% resolution using internal 32-kHz reference
— 2% deviation over voltage and temperature using internal 32-kHz reference
这两句因该怎么理解呢?另外QG8 Datasheet中Figure10-2显示若用内部参考时钟(32kHz)、RDIV=1、启用FLL、BDIV=1
根据公式(1)得到总线周期为8M,试验也是如此,但是不明白公式中“2×总线分频器”
中的2 在Figure10-2中的哪得以体现。
作者: wxw816    时间: 2006-3-28 16:40

QG8时钟(图片) [upload=image/bmp]uploadImages/QG8图片.bmp[/upload]
作者: wxw816    时间: 2006-3-28 16:44

图片上传不了,公式(1)为Fbus = fIRC*512/(2*总线分频器) 来自AN3041




欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/) Powered by Discuz! 7.0.0