标题: Lattice发布90nm FPGA - LatticeSC [打印本页]
作者: linuxarm 时间: 2006-3-31 16:30 标题: Lattice发布90nm FPGA - LatticeSC
Lattice公司最新发布了其新一代90nm高性能FPGA:LatticeSC系列。 该系列FPGA采用日本富士通CS100A 90nm工艺制造,集成了3.4Gbps 高速SERDES模块,多种形式的嵌入式RAM,以及嵌入式定制ASIC模块。逻辑容量从容量从1万5千到11万5千个LUTs。 该系列将成为Lattice公司目前性能最高的FPGA主攻高速系统应用领域。
LatticeSC特性
- 高性能 FPGA 结构
- 15K至115K四输入查找表
- 139至942 I/O
- 700MHz 全局时钟;1GHz 边沿时钟
- 高速SERDES: 在600Mbps至3.4Gbps速率下,每个器件4至32个SERDES的特性 :
- 预加重及均衡
- 低功耗(每信道100mW)
- 嵌入式物理编码子层(PCS) 支持:PCI Express GbE, XAUI, SONET, 1G Fibre Channel, 2G Fibre Channel以及 Serial Rapid IO
- PURESPEED 技术:2Gbps并行I/O
- 基于每个引脚的、带有输入逻辑适应的动态数据对齐的输入延时(INDEL),能够高性能地支持源同步I/O
- 普通DDR的支持高达2Gbps; 普通SDR的支持高达1Gbps; 单端存储器接口高达800Mbps
- 全方位的标准支持:LVCMOS; LVTTL; PCI, PCI-X; LVDS, Bus-LVDS, MLVDS, LVPECL; 采用可编程片上终端电阻(ODT)选择
- 存储器增强的FPGA
- 1至7.8 Mbits嵌入式RAM块(500MHz)
- 额外的分布式RAM:240K至1.8Mbits
- sysCLOCK PLL及DLL
- 每个器件具有8个PLL,工作频率高达1GHz
- PLL支持展频
- 每个器件具有12个DLL,工作频率高达700MHz
- MACO: 片上结构化的ASIC块,以低功耗、低成本提供工程预制的IP块
- Lattice公司将于未来针对不同应用推出不同定制模块的子系列,目前推出的SC系列未使用这些MACO模块。
作者: linuxarm 时间: 2006-3-31 16:30
LatticeSC系列:
参 数 LFSC15 LFSC25 LFSC40 LFSC80 LFSC115
逻辑资源 – LUT (K) 15.2 25.4 40.4 80.1 115.2
sysMEM EBR RAM 块 (18Kb / 块) 56 104 216 308 424
嵌入式存储器 (Mbits) 1.03 1.92 3.98 5.68 7.80
最大分布式存储器 (Mbits) 0.24 0.41 0.65 1.28 1.84
最大SERDES信道数 (3.4Gbps) 8 16 16 32 32
DLL数 12 12 12 12 12
PLL数 8 8 8 8 8
MACO 块 4 6 10 10 12
封 装 I/O / SERDES数
256-ball fpBGA (17 x 17 mm) 139 / 4 - - - -
900-ball fpBGA (31 x 31 mm) 300 / 8 378 / 8 - - -
1020-ball ffBGA (33 x 33 mm) - 484 / 16 562 / 16 - -
1152-ball fcBGA (35 x 35 mm) - - - 660 / 16 660 / 16
1704-ball fcBGA (42.5 x 42.5 mm) - - - 904 / 32 942 / 32
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/) |
Powered by Discuz! 7.0.0 |