标题:
请教关于走线宽度
[打印本页]
作者:
robbyzhong
时间:
2006-4-6 09:59
标题:
请教关于走线宽度
请问一般信号线走线的宽度为多少?电源线呢?有计算公式吗?
作者:
一通百通
时间:
2006-4-6 12:03
当然有,公式不只一个,要分多种情况,因为信号线的阻抗,反射,介质等因素,还有PCB的层数,有不有GND与敷铜都不一样,你可以仿真计算。
一般情况:CPU的数椐线4-6mil,电源线要看载流大小而定,如下:
不同厚度不同宽度的铜箔的载流量见下表:
铜皮厚度35um 铜皮厚度50um 铜皮厚度70um
铜皮t=10 铜皮t=10 铜皮t=10
电流A 宽度mm 电流A 宽度mm 电流A 宽度mm
6.00 2.50 5.10 2.50 4.50 2.50
5.10 2.00 4.30 2.00 4.00 2.00
4.20 1.50 3.50 1.50 3.20 1.50
3.60 1.20 3.00 1.20 2.70 1.20
3.20 1.00 2.60 1.00 2.30 1.00
2.80 0.80 2.40 0.80 2.00 0.80
2.30 0.60 1.90 0.60 1.60 0.60
2.00 0.50 1.70 0.50 1.35 0.50
1.70 0.40 1.35 0.40 1.10 0.40
1.30 0.30 1.10 0.30 0.80 0.30
0.90 0.20 0.70 0.20 0.55 0.20
0.70 0.15 0.50 0.15 0.20 0.15
注1 用铜皮作导线通过大电流时铜箔宽度的载流量应参考表中的数值降额50%去选择考虑
作者:
robbyzhong
时间:
2006-4-6 13:55
谢谢版主的指点,以前自己只对已有的板子做过修改,现在要自己从头到尾画板子,感觉有些参数不知道该如何设置,不知道都有哪些设置原则,比如上面的铜皮厚度由谁来决定呢,是PCB设计者吗?另外,过孔的内外径又该怎么设?
作者:
sxdcauc
时间:
2006-4-6 18:14
导线宽度最小不少于0.2mm,在高密度,高精度的印制电路中,导线宽度和间距一般可取0.3mm;导线宽度在大电流情况下还要考虑其温升。当铜箔厚度为50um,导线宽度1~1.5mm,通过电流为2A时,温升很小,所以公共地线应尽可能的粗,通常使用大于2~3mm的线条
作者:
zcllom
时间:
2006-4-7 08:56
我在这里传了《PCB布线与截面积关系计算》软件:
http://bbs.chinaecnet.com/dispbbs.asp?boardID=27&RootID=70258&ID=70258
不过是英文版的,如果不习惯的话,还是看一通斑竹的数据更好。。
作者:
robbyzhong
时间:
2006-4-7 10:00
谢谢几位的指点,我还想知道铜皮厚度是不是一般取50um?过孔内外径一般设置成多少?还有各种间距呢?谢谢!
作者:
一通百通
时间:
2006-4-7 10:18
50um是你给供应提出的板材要求,板材有厚度之分,通用单位是盎司。如果是大电流可用2盎司的板材。过孔外径大1.5倍或更大,目前技术上机械钻孔可以做到0.2mm,若是激光会更小。也就是说,不是大电流的情况过孔用12-15mil,焊盘用20-30mil。
作者:
xiaozhong
时间:
2006-4-7 11:01
标题:
请教在PowerPCB的CAM文件中要设置BoDrill drawing
请问一通版主,在PowerPCB的CAM文件中我已经设置了TOP面的Drill drawing,
因为我的PCB板元器件是两面贴的,请问我还要设置Bottom面的Drill drawing吗?
一通版主先谢了!
作者:
一通百通
时间:
2006-4-7 11:05
如果你的PCB是全是通孔,只需要一层Drill drawing文件。
作者:
xiaozhong
时间:
2006-4-7 11:40
多谢一通版主的回复!我明白了。
顺便再问,如果板子中除了有通孔外,还有TOP到第三层的激光孔,那
在CAM中要分别设置TOP和BOTTOM的Drill drawing吗?
一通版主真厉害啊,什么都懂。
作者:
一通百通
时间:
2006-4-7 11:56
当然是分层输出,每层都要输出。是几层板就输出几层。
作者:
xiaozhong
时间:
2006-4-7 12:38
多谢一通版主!
还有你对PowerLogic熟悉吗?我怎么知道我的PCB和原理图(用PowerLogic画的)
是不是一致的?是输出和导入ASCII文件来对比吗?
作者:
一通百通
时间:
2006-4-7 13:30
1.Tools/Compare(ECO Tools)/Documents 2.在original Design compare and Updata 勾上Use current PCB design (或者你要比较的*.ASC文件) 3.在New Design with Changes 找到你要网表*.ASC文件。 4.在Output options勾上Generate Differences Report,指定一个存放路径。 5.最后一步“RUN"。
作者:
xiaozhong
时间:
2006-4-7 15:05
1.Tools/Compare(ECO Tools)/Documents 2.在original Design compare and Updata 勾上Use current PCB design (或者你要比较的*.ASC文件) 3.在New Design with Changes 找到你要网表*.ASC文件。 4.在Output options勾上Generate Differences Report,指定一个存放路径。 5.最后一步“RUN"。
谢谢你的回复!
3.在New Design with Changes 找到你要网表*.ASC文件。此*.ASC文件是哪儿来的?
4.在Output options勾上Generate Differences Report,指定一个存放路径。Generate Differences Report后面没有BROWSE,我在哪儿指定存放路径呢?
有两个概念我没理解清楚,同一个原理图为什么有original Design file和
New Design file 呢?
作者:
一通百通
时间:
2006-4-7 16:00
呵呵,你要打破沙锅问到底!
不管是原理图文件还是PCB都可以转成*.ASC文件。
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/)
Powered by Discuz! 7.0.0