我使用的是QuartusII5.1Web版,写了几个模块,各模块已证明可用,在顶层设计文件中组合后进行仿真时,有以下警告:
Warning: Ignored node in vector source file. Can''t find corresponding node name "dp[3]" in design.
它导致信号中断,前级的输出还在,但到了下级的输入就没了。
这个是什么原因造成的呢??应该怎么解决呢??谢谢了!
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/) | Powered by Discuz! 7.0.0 |