四段
你有过比较重大的流片失败经历了。你知道要做好一个电路,精益求精,战战兢兢的仔细检查每一个细节。你发现在设计过程中有不曾设想过的问题,想要做好电路完整的把握每一个。于是你开始系统地重新学习在大学毕业时已经卖掉的课本。你把能能找到的相关资料都仔细的看了一边,希望能从中找到更有启发性的想法。你已经清楚地知道了你达到的电路指标和性能,你也知道了电路设计本质上是做合理的折中。可你搞不清“合理” 是怎么确定的,不同指标
的折中如何选择才好。你觉得要设计出一个适当的正常工作的电路真的太难了,你不相信在世界上有人可以做到他们宣称的那么好,聪明如你都觉得面对如此纷杂的选择束手无策,他们怎么做得到?阶段中,你觉得spice功能还是太有限了,而且经常对着"time step too small"的出错信息发呆,偶尔
下你还会创造出巨大的仿真文件让
人和电脑崩溃。
五段
你觉得竞争对手的东西不过如此而已。你开始有一套比较熟悉的设计方法。但是你不知道如何更加优化你手头的工具。你已经使用过别人编好的脚本语言,但经常碰到问题的时候不能想起来用awkperl搞定。你开始大量的占用服务器的仿真时间,你相信
大量的仿真,你可以清楚地把你设计的模块到合适的样子。有时候你觉得做电路设计简直是太无聊了,实在不行的话,你在考虑是不是该放弃了。阶段中,你觉得spice好是好,但是比起 fast spice系列的仿真器来,还是差远了;你开始不相信AC仿真,取而代之的是大量的transient仿真。