标题:
CMOS混频器的设计技术
[打印本页]
作者:
520503
时间:
2013-9-8 21:55
标题:
CMOS混频器的设计技术
关键字:COMS 混频器 电路设计
引言
近年来,无线通信技术得到了迅猛地发展。它对收发信机前端电路提出的新要求是:高的工作频率,低电压,低功耗,高度集成。实现小型化以及低功耗的一种可行性方法是实现收发机射频电路和基带电路的单片集成,这也是收发信机设计的最终目标。由于数字处理部分的面积通常占到芯片面积的75%以上,集成度及功耗等指标的要求使得不可能以CMOS以外的其他工艺实现,所以只有实现CMOS集成射频前端,才能实现单片集成。CMOS工艺向0.25um以下的迅速发展,使上述愿望的实现变为可能。0.18umCMOS工艺的特征频率fT可达60GHz,0.15um的可达80GHz。混频器是射频前端电路中实现频谱搬移的器件,是十分重要的模块。本文将介绍CMOS混频器的基本原理,基本实现结构以及当前的电路设计技术。
混频器的基本原理
混频器必须是非线性或是时变的,以提供所需的频率变换。它的核心是对射频信号(RF)和本振信号(LO)在时间域的相乘。
这样就得到含有输入和频和差频的输出信号,输出信号幅度与RF信号和LO信号幅度的乘积成正比。
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/)
Powered by Discuz! 7.0.0