本人的毕业论文主要内容:
1 利用matlab、simulink工具 配合 xilinx 的 system generator 开发通信系统,使用 system
generator 自动生成代码。
2 采用比较高端的V4系列芯片,FPGA 的功能为: 将片上资源进行分区,例如分为I,II,III三个区域,
总共实现的调制方式比如有a,b,c,d,e,f,g(h,i,j 等等)<利用systemgenerator实现>。 任何一个分区 都要能够实现 任何一种调制方式。问题的关键是 利用 V4 芯片的 部分配置功能,例如:正在使用I区域的a调制功能的时候,不断电情况下将II区域原来的b调制功能进行重新配置,配置为g功能。当调制方式切换到g功能后,可以对其他两个区域进行功能下载配置。(就是使用一个区域功能能够对其他两个区域的资源进行重新配置)。
3 实现采用计算机PCI总线方式。 PCI总线《=》PCI接口芯片《=》V4系列FPGA《=》放大等(这里将收发进行自环)
4 编写计算机软件控制I.II.III区域面的调制方式,计算机通过PCI总线控制下载各个区域的调制方式,包括上面提及到的 不断电使用部分fpga区域功能情况下对其他区域的调制方式进行下载。
5 设计硬件电路 【PCI总线=》PCI接口芯片=》V4系列FPGA=》放大等(这里将收发进行自环)】,自己开发驱动,自己开发应用软件(winnt平台)。<对VC++而言,懂得很少,本人擅长VB6的各种程序开发,VC学习需要很久的哈>
6 ISE 软件平台需要自己学习的,自学了两个月,知道软件怎么用了,xilix代理跟我说,如果涉及到部分配置功能 还得要学planahead(这个目前不会)。
大家评价一下 做这么个东西 需要多久 (我开始入手到现在 仅仅只学了ISE软件使用 matlab的simulink使用,system generator的 各个模块 ,通过system generator的模块搭建通信功能心里没有普,不知道怎么上手,看demo 进展不大 )
学生的苦恼!!!! 补充一点 从读硕士到 硕士开题 在弄 TI DSP开发 ,上面的东东 连点点基础都没有。
大家给各 方案! 高手指点!!!
commanderdsp@126.com
你的基础不错的,虽然有些东西没学过,但是学起来应该很快的。
建议你专门找些你不明白的资料看,不懂的就上来问,这样提高应该很快的。
最重要的就是抓住重点,逐个击破!
楼主的工作量比较大,不知道 是硕士课题还是博士课题,
如果是硕士课题的话,够你忙活的。
system generator确实好用,但是也存在问题,主要是在system generator里开发,时钟的概念不是很明确,
你的课题内容太多了,我认为,假如都是你一个人做的话。我也在做FPGA的课题,主要是嵌入式方面的,如miaroblaze,ppc,我和你的处境差不多,但最起码硬件你使用开发板,比我好,我现在自己搭硬件,而且有点复杂,弄得我也很郁闷。有空和我交流吧,lqqbj@hotmail.com
[em07]欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/) | Powered by Discuz! 7.0.0 |