几个花原理图遇到的问题,
1:不用的配置管脚,(如被动配置DATA[7..0]等)能被用作普通I/O吗? ,我想用DATA[7..0]作为FLASH的数据脚。
2:FPGA的管脚没有重复的吧,我看有的管脚 optional function 相同的(如DQ9DATA[7..0]等),这些相同的管脚是不是只能用一个吗?
3:我用的是AS配置,留了俩个JTAG口一个给fpga 题?
几个花原理图遇到的问题,
1:不用的配置管脚,(如被动配置DATA[7..0]等)能被用作普通I/O吗? ,我想用DATA[7..0]作为FLASH的数据脚。
2:FPGA的管脚没有重复的吧,我看有的管脚 optional function 相同的(如DQ9DATA[7..0]等),这些相同的管脚是不是只能用一个吗?
3:我用的是AS配置,留了俩个JTAG口一个给fpga一各给EPCS,这样行吗?
第一个问题: 采用被动模式配置fpga一样是使用那些配置引脚,没有data[7..0],不知道你说的这些脚是那些脚
第二个问题,fpga的管脚除了配置引脚,电源引脚,时钟引脚外就是IO脚
第三个问题,as配置用两个配置接口,一个是jtag,另外是配置epcs,但是不是jtag接口.
USB BLASTER可以下载jtag和as模式,这两种接口定义和配置都不一样。一种是标准的jtag接口,只能下载
sof文件,另外是配置片外eeprom存储器,固化代码。
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/) | Powered by Discuz! 7.0.0 |