1引言
现代电子信息设备往往需要保存和处理大量的数字信息,一个高性能的Memory控制器可以大大提高系统的性能。在进行SDRAM控制器的设计时,需要考虑很多因素,设计完成以后还要进行多项测试看是否完全满足所要求的各项性能,为此我们设计了一个PDMA(Programmable Direct Mem o ry Access)用于测试SDRAM控制器的性能。在SoC中,SDRAM控制器往往跟多个IP模块(图形处理单元,音频处理单元等)交换数据,采用多个PDMA通道同时访问Memory可以真实模拟SDRAM控制器在SoC环境中被多个IP随机访问的情形。
(1)配置PCI配置空间的IO Base 及 Mem o ry Base寄存器;
(2)写PCI配置空间54H,58H等寄存器,配置SDRAM 控制器及SDRAM芯片的参数;
(3)写PCI配置空间的命令寄存器(offset==04h),使能该设备;
(4)访问PCI IO空间中的PDMA配置寄存器,设定各个PDMA通道的配置参数;
(5)写入相应的命令,启动PDMA访问内新路子SDRAM控制器;
(6)检测PDMA的状态寄存器,根据设定的条件(正常结束或者发生错误)退出仿真程序;
(7)打开波形文件,检查是否有错误发生。