1‑1简化的系统同步输入SDR接口电路图
1‑2SDR系统同步输入时序
上述时序的约束可写为:1‑3简化的源同步输入DDR接口电路
1‑4DDR源同步输入时序
上图的时序约束可写为:1‑5输入到DCM的时钟约束
上图的时序约束可写为:1‑6通过两个不同的外部引脚进入FPGA的相关时钟
上图的时序约束可写为:1‑7系统同步输出
其时序约束可写为:1‑8源同步输出简化电路时序图
1‑9源同步小例子时序图
小例子的时序约束可写为:1‑10虚假路径
其约束可写为:图 1-11时钟使能控制的寄存器路径
必须说明的是上图Enable信号的产生周期必须大于等于n*PERIOD,且每个Enable传输一个数据。假设上图的n=2,MC_GRP为时钟使能Enable控制的多周期同步元件组,则约束可写为:欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/) | Powered by Discuz! 7.0.0 |