伴随着Internet的迅速发展,IP已经成为综合业务通信的首选协议,其承载的信息量也在成倍增长,如何利用现有的电信资源组建宽带IP网络是近年来研究的热点。目前,比较成熟的技术主要有IP over SDH(POS)和IP over ATM(POA)。POS将IP包直接装入SDH的虚容器中,通道开销少、实现简单,具有自动保护切换功能;POA的复接过程比较复杂,可以通过高系统开销提供较好的服务质量保证(QOS)。从目前的市场看,各大通信设备商都推出了基于POS/POA的产品,但总体成本较高,主要面向的是一些高端应用。对于带宽需求在十几兆以下的点对点通信而言,上述两种技术的优势并不明显。本文介绍的适配电路将以太网数据适配到E1信道传输,通过配置E1信道数量控制带宽,针对这类应用提供了一种经济灵活的解决方案。
本文介绍的以太网/多路E1适配电路设计已实际应用在华环公司H0EL-1100 E1/100 Base-TX适配器中,表1是实际产品的吞吐量测试结果。由于以太网吞吐量包括IEEE802.3规定的导和SFD字节,而这部分信息是固定值,不需要经过E1信道传输到对端,所以测试值可能大于实际E1信道容量。表2是在8路E1配置下,以15MHz速率发包测得的以太网数据两端设备的传输延时。该设计在APEX II 20K100器件中占用的逻辑单元为3608个(共4160个逻辑门)。
在开发过程中由于采用高级硬件编程语言→编程器件的设计实现过程,大大缩短了开发周期,增加了硬件设计的灵活性和可移植性,也避免了专用集成电路设计的高风险。采用逻辑仿真与后时序仿真相结合的验证方法,基本可以保证设计的可靠性。基于上述优点,这种开发方式在中小指集成电路开发中已得到广泛的应用。尤其是近年来,硬件方面伴随着微电子工艺的迅速发展,编程器件的集成度正在成倍增长,越来越多的ASIC单元如微处理器、专用接口等嵌入编程器件中,使其适用范围更广;软件方面EDA开发商提供了众多的Ipcore及仿真工具,使得编程过程进一步简化,可靠性也不断增强;在此基础上SYS On Programmable Chip技术也开始走向商业化,为编程器件的发展提供了更为广阔的空间。