小子初来乍到,着实是因为被个工程难住了,请各位大大帮我看看。
我们原来设计的FPGA都是使用两个JTAG口,一个连EP2C配置芯片,一个直接连到FPGA,最近设计的一个板子,由于元件比较多,所以精简掉了一个直接连到FPGA的JTAG口,只用一个连接到配置芯片EP2C的JTAG。问题是现在似乎1K50好像根本灌不进去程序,想来想去头都大了,我想会不会是精简掉一个JTAG以后,配置芯片的连接有什么区别?
还请各位帮帮忙,感激不尽,另外,如果这不是原因,那会有可能是什么原因呢?我现在往里面灌的程序很简单,就是把一个时钟信号输出来,时钟信号来自TMS320C6713,这个时钟,我在板子上用示波器已经看到了,整个程序只有一个语句,就是在把这个进去的时钟从另一个I/O口输出,但是测量这个I/O口,就只有始终不变的高电平了。
无限焦急,还请各位给点意见。
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/) | Powered by Discuz! 7.0.0 |