标题:
对STM32F4/F2的DMA 进行编程时的一些技巧与提示
[打印本页]
作者:
yuchengze
时间:
2016-12-23 21:42
标题:
对STM32F4/F2的DMA 进行编程时的一些技巧与提示
STM32F2/F4 DMA
控制器经过精心设计,
固件程序在选择合适的
16-
数据流
X 16-
通道
组合时颇具灵活性。
双
AHB
端口结构和到
APB
桥的直接路径,避免了
DMA
服务低速
APB
外设时
CPU
在
AHB1
访问上的暂停,减少了
DMA
传输总延时;
在
DMA
控制器上实现了
FIFO
,使得在源和目标之间配置不同的数据宽度时更具灵活性,递增批量传输模式可以提高传输速度。
这里就STM32F2/F4的DMA编程,分享以下8点使用技巧或提示:
1.
停止
DMA
的软件序列
要断开连接到
DMA
数据流请求的外设,必须:
•
断开外设连接的
DMA
数据流,
•
待
DMA_SxCR
寄存器的
EN
位复位(“
0
”)。
只有这样才能安全地禁止外设。
注:
在这两种情况下,传输完成中断标志(
DMA_LISR
或
DMA_HISR
中的
TCIF
)置
1
将指示因数据流禁止而结束传输。
2.
使能新的传输之前对
DMA
标志进行管理
使能新的传输之前,用户必须确定
DMA_LISRDMA_HISR
中的传输完成中断标志(
TCIF
)已清
0
。
一般建议,在开始新的传输之前,将
DMA_LIFCR
和
DMA_HIFCR
寄存器的所有标志位均清零。
3.
使能
DMA
的软件序列
使能
DMA
时,使用下面的软件序列:
•
配置适当的
DMA
数据流。
•
使能所用的
DMA
数据流(设置
DMA_SxCR
寄存器的
EN
位)。
•
使能所用的外设。
注:
如果用户在使能相应的
DMA
数据流之前就使能了所用的外设,则由于
DMA
尚未准备好向
外设发送其所需要的数据(从存储器到外设进行传输的情况下),将会出现
“
FEIF
”
(FIFO
错误中断标志)。
4. NDTR=0
时,存储器到存储器传输
对
DMA
数据流进行配置使其实现正常模式下从存储器到存储器的传输,当
NDTR
达到
0
时,传输完成标志将置
1
。此时,如果用户重新置位该数据流的使能位(
DMA_SxCR
中的
EN
位),存储器到存储器的传输将自动使用最后的
NDTR
值再次重新触发。
5. PINC/MINC=0
,
DMA
外设批量传输
禁止外设地址或存储器地址递增配置下的
DMA
批量数据传输,允许对
支持批量传输(集成
FIFO
)的内部或外部(
FSMC
)外设寻址。这种模式保证了该
DMA
数
据流在其数据传输过程中不被其他
DMA
数据流中断。
6.
两次映射
DMA
请求
当用户配置了两个(或更多)
DMA
数据流服务于同一个外设请求时,软件应当保证在使能新的
DMA
数据流之前,当前
DMA
数据流完全被禁止(通过轮询
DMA_SxCR
寄存器的
EN
位)。
7.
最佳
DMA
吞吐量配置
若
STM32F4xx
的
AHB
频率不太高,而
DMA
为一个高速外设服务时,建议将堆栈置于
CCM
(
CPU
可通过
D-bus
对其直接寻址)中而不是
SRAM
上,否则将会在
CPU
和
DMA
访问
SRAM
存储器时产生额外的并发访问请求。
8. DMA
传输暂停
可以随时暂停
DMA
传输稍后重新开始;也可以在
DMA
传输结束前完全停止其传输功能。
分为两种情况:
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/)
Powered by Discuz! 7.0.0