开发流程
当然了,对于没有实际工程经验的初学者而言,这个流程图可能不是那么容易理解。不过没有关系,我们会简化这个过程,从实际操作角度,以比较低等级的方式来描绘整个设计的过程。如图5.16所示,这里简单的根据先后顺序将开发步骤分为工程管理、设计输入、实现与验证、板级调试四个阶段。工程管理阶段,主要是新建工程和源代码文件,可以使用Quartus II的新建工程向导完成工程的建立,源代码文件则可以是Verilog的.v文件或VHDL的.vhd文件。设计输入阶段,完成代码的编写和基本语法的检查。实现与验证阶段,则先对前面编写好的代码进行RTL级仿真,确认代码实现基本功能后,则进行器件管脚的分配,接着编译并做时序约束,然后进行门级仿真。门级仿真是在功能仿真的基础上,加上了时序延时模型后的仿真,通常如果设计者可以保证时序约束后的报告确定达到设计要求,那么可以不用费事去做门级仿真,因为在一些较大的设计中进行门级仿真是件非常费时费力的任务。最后则是进行板级调试,首先需要通过EDA工具生成前面设计的下载配置文件,接着完成下载并进行板级调试验证。
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/) | Powered by Discuz! 7.0.0 |