标题:
PCB设计中常见的错误有哪些篇三
[打印本页]
作者:
502636365
时间:
2019-2-22 10:01
标题:
PCB设计中常见的错误有哪些篇三
PCB
设计中常见的错误有哪些篇三
电子工程师指从事各类电子设备和信息系统研究、教学、产品设计、科技开发、生产和管理等工作的高级工程技术人才。一般分为硬件工程师和软件工程师。
硬件工程师:主要负责电路分析、设计;并以电脑软件为工具进行
PCB
设计,待工厂
PCB
制作完毕并且焊接好电子元件之后进行测试、调试;
软件工程师:主要负责单片机、
DSP
、
ARM
、
FPGA
等嵌入式程序的编写及调试。
FPGA
程序有时属硬件工程师工作范畴。
是人就会犯错,何况是工程师呢?虽然斗转星移,工程师们却经常犯同样的错误!下面,就请各位对号入座,看看自己有没有中招。
1
、一个
CPU
处理不过来,就用两个分布处理,处理能力可提高一倍。
点评:对于搬砖头来说,两个人应该比一个人的效率高一倍;对于作画来说,多一个人只能帮倒忙。使用几个
CPU
需对业务有较多的了解后才能确定,尽量减少两个
CPU
间协调的代价,使
1+1
尽可能接近
2
,千万别小于
1
。
2
、这个
CPU
带有
DMA
模块,用它来搬数据肯定快。
点评:真正的
DMA
是由硬件抢占总线后同时启动两端设备,在一个周期内这边读,那边些。但很多嵌入
CPU
内的
DMA
只是模拟而已,启动每一次
DMA
之前要做
不少准备工作(设起始地址和长度等),在传输时往往是先读到芯片内暂存,然后再写出去,即搬一次数据需两个时钟周期,比软件来搬要快一些(不需要取指令,
没有循环跳转等额外工作),但如果一次只搬几个字节,还要做一堆准备工作,一般还涉及函数调用,效率并不高。所以这种
DMA
只对大数据块才适用。
3
、为保证干净的电源,去偶电容是多多益善。
点评:总的来说去偶电容越多电源当然会更平稳,但太多了也有不利因素:浪费成本、布线困难、上电冲击电流太大等。去偶电容的设计关键是要选对容量并且放对地方,一般的芯片手册都有争对去偶电容的设计参考,最好按手册去做。
4
、信号匹配真麻烦,如何才能匹配好呢?
点评:信号产生反射的原因是线路阻抗的不均匀造成的,匹配的目的就是为了
使驱动端、负载端及传输线的阻抗变得接近,但能否匹配得好,与信号线在
PCB
上的拓扑结构也有很大关系,传输线上的一条分支、一个过孔、一个拐角、一个接
插件、不同位置与地线距离的改变等都将使阻抗产生变化,而且这些因素将使反射波形变得异常复杂,很难匹配,因此高速信号仅使用点到点的方式,尽可能地减少
过孔、拐角等问题。
5
、用户操作错误发生问题就不能怪我了。
点评:要求用户严格按手册操作是没错的,但用户是人,就有犯错的时候,不能说碰错一个键就死机,插错一个插头就烧板子。所以对用户可能犯的各种错误必须加以保护。
6
这板子坏的原因是对端的板子出问题了,也不是我的责任。
点评:对于各种对外的硬件接口应有足够的兼容性,不能因为对方信号不正常,你就歇着了。它不正常只应影响到与其有关的那部分功能,而其它功能应能正常工作,不应彻底罢工,甚至永久损坏,而且一旦接口恢复,你也应立即恢复正常。
7
我们的系统要求这么高,包括
MEM
、
CPU
、
FPGA
等所有的芯片都要选最快的。
点评:在一个高速系统中并不是每一部分都工作在高速状态,而器件速度每提高一个等级,价格差不多要翻倍,另外还给信号完整性问题带来极大的负面影响。
PCB
设计中常见的错误有哪些。
更多关于设计PCB方面欢迎访问捷配PCB板厂:https://www.jiepei.com/g34
欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/)
Powered by Discuz! 7.0.0