Board logo

标题: Mar 30 Altera: 使用MAX II CPLD降 [打印本页]

作者: ljp    时间: 2004-3-19 12:04     标题: Mar 30 Altera: 使用MAX II CPLD降低系统成本节省开发时

Mar 30 Altera: 使用MAX II CPLD降低系统成本节省开发时间
时间:3月30日上午10:00--12:00  
Altera公司和中电网欢迎您!

奖:所有参加网络研讨会直播并完成会后调查的与会者将有机会赢得有TFT彩屏的HP iPaq Pocket PC(价值299美元)。

MAX II CPLD器件具有成本优化的体系,低功耗,用户Flash存储器,实时在系统可编程性(ISP),MultiVolt™ 核灵活性,JTAG解释器和容易使用的软件等性能,能取代更昂贵或功耗更高的FPGA、ASSP和标准逻辑器件,能实现高度的功能集成,减小系统设计成本。在各种控制应用中如上电顺序,系统配置,I/O扩展和接口桥接等有着广泛的用处.[/fly][/fly[/move][glow=255,red,2]奖:所有参加网络研讨会直播并完成会后调查的与会者将有机会赢得有TFT彩屏的HP iPaq Pocket PC(价值299美元)。[/glow]

[此贴子已经被ljp于2004-3-19 11:58:47编辑过]





[此贴子已经被ljp于2004-3-19 12:04:27编辑过]






欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/) Powered by Discuz! 7.0.0