Board logo

标题: 求助:时钟频率设置 [打印本页]

作者: bengang    时间: 2007-8-2 15:16     标题: 求助:时钟频率设置

我的芯片是MC9S12DP256,
根据芯片资料,PLLCLK = 2 x OSCCLK x [SYNR + 1] / [REFDV + 1],
[SYNR + 1] / [REFDV + 1]的值是由寄存器SYNR和REFDV决定的,
但是,这样的话,就会有很多组SYNR,REFDV的值可以满足一个,
例如:需要使PLLCLK =2 x OSCCLK x 4
那么,SYNR,REFDV分别为7,1或15,3都可以满足要求,
我想问的是
1.这两组值都可以使用么,有没有其中一组值好一些?

2.S12CRGV4.pdf是针对芯片MC9S12DP256的么?(芯片资料收集太多,有点搞混乱了)

先谢谢大家!
作者: hlhfootball    时间: 2007-8-3 09:03

怎么没人顶一下的?
我顶!
作者: bengang    时间: 2007-8-8 18:43

再一次求助!
作者: fjczd    时间: 2009-2-5 17:19

有同样的疑问

不过,一般还是按照常用的用法吧

没必要在这个问题上过于纠缠






欢迎光临 电子技术论坛_中国专业的电子工程师学习交流社区-中电网技术论坛 (http://bbs.eccn.com/) Powered by Discuz! 7.0.0