首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

Zedboard学习——流水灯设计三(继续添加IP核)

Zedboard学习——流水灯设计三(继续添加IP核)

流水灯实验中需要添加三个IP核~下面~我们继续添加IP核~


12.如果想了解内部的详细结构和进行接口配置,可以双击ZYNQ7 Processing System核,(此实验不需要设置,如果想直接进行下一步实验可以直接跳到步骤16




13.等待软件运行,运行后的界面为:





14.单击左侧对应内容可以进行接口配置:






15.单击OK完成配置;



16.继续添加IP ,单击左侧的Add IP图标:




17.在目录Search中输入AXI GPIO;







18.双击AXI GPIO添加;




19.继续添加IP,单击左侧的Add IP图标,在目录Search中输入AXI BRAM Controller:






20.双击AXI BRAM Controller,完成添加;





21.继续添加IP,单击左侧的Add IP图标,在目录Search中输入Block Memory Generator:





22. 双击Block Memory Generator,完成添加;




23.右键单击Block Memory Generator,选择Customize Block:










24. Mode处选择BRAM Controller,Memory Type处选择True Dual Port RAM:





25.单击OK完成设置;






26.连接the Block Memory Generator to the AXI4 BRAM Controller




27.Run Connection Automation 选择 /axi_gpio_0/S_AXI:






28.单击OK,完成此部分的连接;






29. Run Connection Automation again, 选择/axi_gpio_0/GPIO;






30.选择leds_8bits,单击OK;





31.Run Connection Automation again, 选择/axi_bram_ctrl_0/S_AXI;




32.单击OK;






33. 修改the range of the AXI BRAM Controller to 64K:






34. 单击File选择Save Block Design保存设计(也可以直接Ctrl+S)





到这里我们需要的三个IP核就添加并且连接完成了~
返回列表