首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

脉冲与数字电路实验

脉冲与数字电路实验

本帖最后由 joshwa 于 2010-7-8 15:18 编辑

资料是杭州电子科技大学的,里面是一些试验的过程和结论
节选一部分:
图片1.png
2010-7-8 15:08

实验目的
1.掌握触发器的逻辑功能及触发特性。
2.学习计数器的基本结构。
3.掌握中规模计数器的功能及其应用。
实验原理

本实验采用的计数器为TTL74LS90,是一块二--十进制异步计数器74LS90的功能表如下表所示。当R1=R2=P1=P2=0时,时钟从CP1引入,Q0输出为二进制;时钟从CP2引入,Q3输出为五进制;时钟从CP1引入,而Q0CP2,即二进制的输出与五进制的输入相连,则Q3Q2Q1Q0输出为十进制(8421BCD码);时钟从CP2引入,而Q3CP1,即五进制的输出与二进制的输入相连,则Q0Q3Q2Q1输出为十进制(5421BCD码)。

要构成任意进制计数可利用异步清零端或预置端,如M=7的两种电路,计数状态不一样,输出波形占空比不同,见下图。如果计数模值超过10,就需要多块集成电源模块构成。
实验内容
1D触发器逻辑功能的测试

1)异步端SDRD的功能测试

在双D触发器74LS74中选定一个D触发器,将它的CPD端置为任意状态,SDRD接逻辑开关,QQ接指示灯,按表6-3改变SDRD,观察指示灯,记录结果。


2)逻辑功能的测试

在双D触发器74LS74中选定一个D触发器,令它的RD=SD=1D接逻辑开关,CP接单脉冲源,Q接指示灯,分别使Qn0Qn1,改变DCP脉冲,按表64测出Qn1的状态,观察指示灯,记录结果。
2J-K触发器逻辑功能的测试

在双J-K触发器74LS112中选定一个J-K触发器,令它的RD=SD=1JK接开关,CP接单脉冲源,Q接指示灯,先使Qn0(使用RD端使触发器置“0”),再按表65改变JKCP,观察指示灯,记录结果,再使Qn=1,同样按表65改变JKCP,观察指示灯,记录结果。
3.用74LS90实现计数

1CP1接实验箱上的单脉冲信号,或接f=1~2Hz的连续脉冲,CP2Q0RD=PD=0,输出Q3Q2Q1Q0先接指示灯显示,再接实验箱上的数码显示输入DCBA,记录两种显示结果。

2 CP2接实验箱上的时钟信号,CP1Q3RD=PD=0,输出Q0Q3Q2Q1接指示灯显示,记录显示结果。

3)用74LS90实现M=6的计数,记录显示结果
4.用74LS90实现9分频、11分频、15分频
计数器CP接实验箱上的时钟信号,取f=1KHz左右,并接双踪示波器的一个输入端口,计数器输出接双踪示波器的另一个输入端口,观察CP与各Q端的波形,记录显示的波形。为使观察波形稳定,应注意选用合适的内或外同步信号,并调整扫描速度,以便能观察到完整的分频波形。
MCU
谢谢分享啊!哈~
LZ太厉害了,支持
返回列表