首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

电平匹配的问题

可以!
加4.7k上拉后:若输出低电平,CPU输出级对地导通,输出低;
                      若输出高电平,CPU输出级对地截止,输出+5V.

电平匹配的问题

我用了一款CPU,自带I2C功能,可它的SDA,SCL输出的高电平范围为2.5~5.5V;

选择了2-wire的eeprom,型号为at24c32,它的I2C要求SDA,SCL输入的高电平范围为 >VCC*0.7,如果我用5付供电,也就是说只有输入大于3.5付是才认为是高电平。

这就存在一个问题,当CPU和at24c32通信时,若CPU输出高电平,但由于电平范围为2.5~5.5V;可能小于at24c32要求的最小3.5伏。

请问这样的问题,我用上拉电阻的方法可以解决吗?
如果可以解决是什么原理呢?
一般来说,使用相同电源的情况下不会有电平匹配的问题,除非负载过重。若使用不同的电源(指电压不同),需要使用电平转换器,有专门的电平转换器IC可供使用,当然也可用三极管搭成反相器来完成电平转换。
  可它的SDA,SCL输出的高电平范围为2.5~5.5V;
   这一句话好像有点奇怪,CPU的工作电压一般为5V,或3.3V,怎么出来个5.5V呢?难道是2.5~5.5V工作电压下的极限参数?如果是这样,考虑电平的问题可能是多虑了。
返回列表