首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

CMOS电平转换电路详解

CMOS电平转换电路详解

COMS集成电路是互补对称金属氧化物半导体(Compiementary symmetry metal oxide semicoductor)集成电路的英文缩写,电路的许多基本逻辑单元都是用增强型PMOS晶体管和增强型NMOS管按照互补对称形式连接的,静态功耗很小。COMS电路的供电电压VDD范围比较广在+5~+15V均能正常工作,电压波动允许±10,当输出电压高于VDD-0.5V时为逻辑 1,输出电压低于VSS+0.5V(VSS为数字地)为逻辑 0。CMOS电路输出高电平约为 0.9Vcc,而输出低电平约为 0.1Vcc.当输入电压高于VDD-1.5V时为逻辑 1,输入电压低于VSS+1.5V(VSS为数字地)为逻辑 0。TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑“1”,0V等价于逻辑“0”,这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。
标准TTL输入高电平最小2V,输出高电平最小2.4V,典型值3.4V,输入低电平最大 0.8V,输出低电平最大 0.4V,典型值 0.2V(输入 H》2V,输入 L《0.8V;输出H 》2.4V(3.4V),输出L《0.4V(0.2V)。
CMOS电平是数字信号还是模拟信号?
CMOS电平是数字信号,COMS电路的供电电压VDD范围比较广在+5--+15V均能正常工作,电压波动允许±10,当输出电压高于VDD-0.5V时为逻辑1,输出电压低于VSS+0.5V(VSS为数字地)为逻辑0, 一般数字信号才是0和1
返回列表