首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

MicroBlaze软核处理器简介

MicroBlaze软核处理器简介

MicroBlaze 是高度可配置的 IP 核,支持 70 多种配置选项。一些重要的配置选项为指令/数据高速缓存、浮点单元和存储器管理单元等。用户可使用高度灵活的可配置内核,实现几乎任何处理器使用案例,从极小型状态机或微控制器到运行 Linux 的高性能计算密集型微处理器系统,无所不能。该 IP 既可配置为在三级管线模式下工作(针对尺寸进行优化),也可配置为在五级管线模式下工作(针对速度进行优化),因而可提供比其它任何 FPGA 软处理解决方案更快的 DMIP 性能。
MicroBlaze 性能指标:基于 Vivado 2017.3
注: 因为 Zynq-7000 器件,Zynq-7000 AP SoC 的性能值和 Artix-7 及 Kintex-7 一样。
简化您的生活——MicroBlaze 配置向导!
对于高度可配置的 MicroBlaze 处理器,Xilinx 提供配置向导工具实现易用性。该工具可为用户提供预定义的快速配置选项。用户无需从 70 多种选项进行配置,可根据使用案例选择预定义选项。下表是各种预定义选项以及典型使用案例说明。
MicroBlaze 的主要特性(包括可配置特性/选项):用户可以选择两步配置流程:第一步选择表 1 中列出的预定义配置;第二步调整几个所选的配置选项,使其适合实际使用案例。
3 级或 5 级管线支持
支持原生 AXI-4
支持 AXI 一致性扩展 (ACE)
高速缓存行字长:4、8 或 16
面积与速度优化型配置选项
支持存储器管理单元
支持低时延中断模式
容错性,其中包括纠错码 (ECC) 和锁步支持
MPU 模式,可以实现安全 RTOS 应用的区域保护
指令和数据高速缓存
高速缓存量可配置:2kB - 64kB(基于模块 RAM)
本地存储器总线 (LMB) 指令和数据端接口。
硬件桶形移位器
硬件乘法器和除法器
多达 16 个 AXI 数据流接口
浮点单元(单精度、与 IEEE 754 兼容)
处理器版本寄存器
浮动的基矢量
支持睡眠模式与睡眠指令
扩展的调试支持:性能监控、性能跟踪、非侵入式分析
返回列表