首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展

FPGA/CPLD可编程逻辑

[ 26527 主题 / 25683 回复 ]

版块介绍: 讨论关于FPGA和CPLD的相关话题!

版主: boyfly, stone133, flanix, bydxdtcdj, 电子狂热, xcx_hust, benbenfei, AndyLee008

FPGA/CPLD可编程逻辑

    标题 作者 回复/查看 最后发表
common   基于FPGA的比特平面分层 best1538 2019-3-6 0/378 best1538 2019-3-6 19:41
common   基于单核Zynq 7Z007S的MiniZed™ 开发套件 best1538 2019-3-7 0/447 best1538 2019-3-7 17:15
common   Xilinx 推出革命性的新型自适应计算产品 best1538 2019-3-7 0/346 best1538 2019-3-7 17:16
common   基于FPGA的二值图像的边界提取算法的实现 best1538 2019-3-7 0/345 best1538 2019-3-7 17:16
common   基于FPGA的二值图像的边界提取算法的实现(2) best1538 2019-3-7 0/441 best1538 2019-3-7 17:17
common   新任 CEO 为Xilinx打造“自适应的智能世界” best1538 2019-3-7 0/441 best1538 2019-3-7 17:18
common   Digilent ZedBoard板卡介绍 best1538 2019-3-7 0/388 best1538 2019-3-7 17:19
common   使用 Xilinx 可编程逻辑实现数据中心互连 best1538 2019-3-7 0/394 best1538 2019-3-7 17:20
common   基于FPGA的二值图像的膨胀算法的实现 best1538 2019-3-7 0/419 best1538 2019-3-7 17:21
common   基于FPGA的二值图像的膨胀算法的实现(2) best1538 2019-3-7 0/462 best1538 2019-3-7 17:22
common   Xilinx 突破性技术与产品亮相 OFC 2018,大展光学网络未来宏图 best1538 2019-3-7 0/415 best1538 2019-3-7 17:22
common   基于FPGA的二值图像的腐蚀算法的实现 best1538 2019-3-7 0/462 best1538 2019-3-7 17:23
common   基于FPGA的二值图像的腐蚀算法的实现(2) best1538 2019-3-7 0/384 best1538 2019-3-7 17:24
common   Xilinx与Barefoot Networks联袂展示面向5G网络的可编程性与可视性 best1538 2019-3-7 0/431 best1538 2019-3-7 17:24
common   详解2018年最重要的五大5G无线技术 best1538 2019-3-8 0/405 best1538 2019-3-8 16:28
common   从数字信号处理架构来对比FPGA,ARM,DSP的优势 best1538 2019-3-8 0/411 best1538 2019-3-8 16:29
common   使用Theano,Python,PYNQ和Zynq开发定点Deep Recurrent神经网络 best1538 2019-3-8 0/417 best1538 2019-3-8 16:30
common   如何在 Zynq UltraScale+ MPSoC 上实现 Linux UIO 设计 best1538 2019-3-8 0/482 best1538 2019-3-8 16:32
common   如何在 Zynq UltraScale+ MPSoC 上实现 Linux UIO 设计(2) best1538 2019-3-8 0/410 best1538 2019-3-8 16:33
common   基于Xilinx FPGA的视频图像采集系统 best1538 2019-3-8 0/402 best1538 2019-3-8 16:33
common   可编程逻辑实现数据中心互连 best1538 2019-3-8 0/339 best1538 2019-3-8 16:34
common   使用系统优化编译器加速汽车电子产品设计 best1538 2019-3-8 0/391 best1538 2019-3-8 16:35
common   如何高效的编写Verilog HDL——进阶版 best1538 2019-3-8 0/359 best1538 2019-3-8 16:36
common   基于FPGA的HDMI高清显示接口驱动 best1538 2019-3-8 0/476 best1538 2019-3-8 16:36
common   FPGA仿真篇-使用脚本命令来加速仿真二 best1538 2019-3-8 0/385 best1538 2019-3-8 16:39
common   基于FPGA灰度图像高斯滤波算法的实现 best1538 2019-3-8 0/428 best1538 2019-3-8 16:39
common   FPGA为什么比CPU和GPU快 best1538 2019-3-8 0/461 best1538 2019-3-8 16:41
common   汽车级 Zynq UltraScale+ MPSoC 系列面世 best1538 2019-3-8 0/442 best1538 2019-3-8 16:41
common   不仅服务硬件工程师,2018年赛灵思如何布局AI? best1538 2019-3-8 0/437 best1538 2019-3-8 16:42
common   不仅服务硬件工程师,2018年赛灵思如何布局AI?(2) best1538 2019-3-8 0/447 best1538 2019-3-8 16:43
common   2017人工智能热词 TOP10,第一竟然不是AI best1538 2019-3-8 0/341 best1538 2019-3-8 16:44
common   赛灵思换帅:持续求变,创新不断 best1538 2019-3-8 0/412 best1538 2019-3-8 16:45
common   从赛灵思FPGA设计流程看懂FPGA设计 best1538 2019-3-8 0/453 best1538 2019-3-8 16:46
common   从赛灵思FPGA设计流程看懂FPGA设计(2) best1538 2019-3-8 0/442 best1538 2019-3-8 16:47
common   Xilinx 任命 Victor Peng 担任总裁兼首席执行官 best1538 2019-3-8 0/438 best1538 2019-3-8 16:48
common   用SDSoC在Zybo Z7上勾搭OpenCV会是一种怎样的体验? best1538 2019-3-8 0/487 best1538 2019-3-8 16:48
common   Xilinx 为创新创业者加油: 2017全国大学生FPGA创新设计邀请赛完美收官 best1538 2019-3-8 0/367 best1538 2019-3-8 16:49
common   15条经验总结,让FPGA设计更简单! best1538 2019-3-8 0/398 best1538 2019-3-8 16:52
common   15条经验总结,让FPGA设计更简单!(2) best1538 2019-3-8 0/366 best1538 2019-3-8 16:52
common   Arty Z7之干货一箩筐——如何为Zynq实现SPI接口 best1538 2019-3-8 0/443 best1538 2019-3-8 16:53
    类型 排序方式 时间范围