首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
FPGA/CPLD可编程逻辑
» [求助]
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
[求助]
发短消息
加为好友
1001
当前离线
UID
123169
帖子
124
精华
1
积分
671
阅读权限
50
在线时间
0 小时
注册时间
2005-10-11
最后登录
2007-12-18
高级会员
UID
123169
性别
男
1
#
打印
字体大小:
t
T
1001
发表于 2005-10-11 13:52
|
只看该作者
[求助]
求助
请问DFT后仿真中异步信号产生不定态传播的问题?
问题是这样的:DFT后,对于设计中的异步信号,在仿真时显示有时序违背,建立时间不满足,小了。 然后呢,设计中由这个信号控制产生的输出信号中有不定态X的传播,请问这是设计的原因,还是DFT时的原因呢? 或是激励的原因呢? 我想原因在激励应该是不可能的吧,不知道说的是否正确! 谢谢拉!!
收藏
分享
评分
回复
引用
订阅
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议