NiosII软处理器快速入门- 10分钟学会NiosII(二)续
- UID
- 124193
- 性别
- 男
|
NiosII软处理器快速入门- 10分钟学会NiosII(二)续
如下图,系统中会添加name 为onchip_memory_0的ram,为了简便起见,我没有将它改名。你可以依照你自己的喜好,为其取个名字。
|
|
|
|
|
|
- UID
- 124193
- 性别
- 男
|
之后,双击PIO(在Parallel I/O)(在Avalon Modules -> Other 下),为系统添加输出接口。
Width 选择8 bits,然后点击 Finish
如下图
[upload=gif]uploadImages/2005117150721.gif[/upload]
如下图,系统中会添加name 为pio_0的PIO,为了简便起见,我没有将它改名。你可以依照你自己的喜好,为其取个名字。 [upload=gif]uploadImages/2005117150759.gif[/upload] |
|
|
|
|
|
- UID
- 124193
- 性别
- 男
|
然后,选择System ->Auto-Assign Base Addresses,让系统自动分配基地址。如下图:
[upload=gif]uploadImages/2005117150922.gif[/upload]
然后,选择Sysetm->Auto-Assign IRQs,让系统自动分配中断。如下图:
[upload=gif]uploadImages/2005117150950.gif[/upload] |
|
|
|
|
|
- UID
- 124193
- 性别
- 男
|
点击Nios II More "cpu_0" settings选项卡,进行处理器设定。
在该例中,无需做任何更改;Reset Address、Exceptiong Address、Break Location默认值如下图所示。
[upload=gif]uploadImages/2005117151063.gif[/upload] |
|
|
|
|
|
- UID
- 124193
- 性别
- 男
|
点击System Generation选项卡,进行最后的设定并生成系统。
选中HDL.Generate system module logic in Verilog,
如果需要仿真,也请选中Simulation.Create ModelSim(tm) project files
然后点击Generate,进行系统生成的任务。如下图:
[upload=gif]uploadImages/2005117151138.gif[/upload] |
|
|
|
|
|
- UID
- 124193
- 性别
- 男
|
然后,就是漫长的等待,你可以悠闲得喝一杯咖啡(因为等待的时间还是蛮长的,比如我,要等近10分钟)。一般没有问题的话,可以看到系统提示:SUCCESS: SYSTEM GENERATION COMPLETED.如果看到此信息,恭喜恭喜,系统被正确生成了。如果失败,请返回并检查、修改!
如下图:
[upload=gif]uploadImages/2005117151223.gif[/upload] |
|
|
|
|
|