首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
Xilinx 技术论坛 (Xilinx Technical Discussion Foru)
» 信号到pad的约束
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
信号到pad的约束
发短消息
加为好友
zrfjlu
当前离线
UID
895122
帖子
1
精华
0
积分
1
阅读权限
10
在线时间
0 小时
注册时间
2012-8-4
最后登录
2012-8-5
新手上路
UID
895122
1
#
打印
字体大小:
t
T
zrfjlu
发表于 2012-8-5 09:21
|
只看该作者
信号到pad的约束
如何
,
warning
,
信号
我用的是xilinx的FPGA,我想约束一个信号到pad的延时,这个信号是由uart_clk(由外部时钟common_clk分频后得到的内部时钟,由于common_clk时钟频率比较低无法使用DCM模块,只是用计数器简单的分频)驱动的。在对该pad加out after约束时只能关联到common_clk,但static time analyze中warning中提示common_clk的out after约束无作用域,想请教一下这时如何控制该信号到pad的约束?
收藏
分享
评分
回复
引用
订阅
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议