工具栏:可以把一个toolbar上的图标拷贝到另一个toolbar上。方法是:按住CTRL和ALT,然后把图标拖到新的位置。如果按住ALT并且把图标拉到新的位置,则为移动图标。
Output显示区:
·Log标签显示window messages.
· 命令标签显示显示从工具菜单(例如Compile CDB)执行命令的执行结果。
·当Page Admin utilities中的一个被执行的时候,Page Admin标签被激活
选择东西的新方法:通过edit->Find命令,在Find dialog中选择select一项
一个错误的纠正:如果把一个网络名放到原理图上,但是没有pin或者net在光标的选择区域,会报告下面的错误提示:no close pin/net found
关于工程文件:一个工程文件管理着两种类型的设计数据:被创建的数据和被使用的数据。后者包括符号库,PDB库,配置文件等。前者包括原理图,VHDL文件,Verilog文件,真值表,Flow表等。一个工程文件包含设计和配置信息。这些信息被这个应用所使用。我们其他的工具管理设计数据。一个典型的工程文件包括下面的信息:
· 这个设计中根原理图的位置
· 中心库的位置
· 其它设计源文件的位置(schematics, state diagrams, HDLs, etc.).
· CDB的位置
· 这个设计中所使用的库的位置(symbols and PDBs if no central library is used).
· 这个设计中所使用的配置文件的位置
· PCB design的位置
· 用于PCB layout and DesignCapture集成的信息
· 用于VHDL and Design Capture集成的信息
· 用于Analog Designer and Design Capture集成的信息
扩展名对应的文件类型:
.sbk Schematic .sdg State Diagram .sfc Chart .tbl Truth Table .v Verilog .vhd VHDL .blk Block Symbol .wsw WaveBench
Design标签 (Project Settings对话框)
这个标签包含 “Absorb Instance data into flat designs or single instance blocks”选项,这个选项用来把instance 属性移动(吸收)到新打开的原理图中去。即把属性从CDB的instance部分移动到CDB的contents部分,并且覆盖任何之前存在的同一类型属性。如果一个设计是hierarchical并且包含多个instantiated blocks,那么,这些block的instance数据就不能被absorb。因为这个选项改变原理图,也改变时间戳。时间戳改变将引起Forward Annotation 以为CDB过期。
注意:建议总选择该选项。而且在Forward Annotation之前,应该重新编译CDB。当设计里有很多block时,可以把这个选项关掉以提高性能(因为对于每一个block,都要检查他是否是multiple instantiations)可能会影响速度
File Locations标签(Project Settings对话框)
如果你的工程没有关联一个中心库,那么Text Properties configuration file就被从配置文件类型列表中移走了。你必须通过中心库的“库管理通用属性”对话框,编辑text properties。
关于block
父子block之间的连接,是通过匹配父原理图的block pin name和子原理图connector的Hierarchical Pin Name来控制的。
Symbol 命令and Device 命令
如果该原理图以后要转成PCB,要用Place->Device命令放置元件
用于旋转的命令键:
'f' or 'F' (flips about the X-axis), 'm' or 'M' (mirrors about the Y-axis), and 'r' or 'R' (rotate in 90 degree intervals clockwise).
|