首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

sdram可以和sram,flash共用数据总线和地址总线吗?

sdram可以和sram,flash共用数据总线和地址总线吗?

nios中flash和sram可以共用数据总线和地址总线,sdram可以和他们共用数据总线和地址总线吗?我看altera开发板上的sdram都是单独的地址总线和数据总线。
我是我
最好别这么做
但我现在的资源很紧张.这么做有什么危害吗?
我是我
sdram不可以共的,sdram是动态ram,需要刷新的。如果引脚紧张可以考虑其他的办法。
在交流中前进,共同实现nios的应用。
为什么通用cpu,例如dsp,sram,flash,sdram可以共用总线,他们也存在sdram刷新的问题啊,是不是由于avalon总线的问题?

如果nios不能共用总线的话那就要多用很多引脚啊,感觉有点浪费引脚资源.
我是我
nios这一点是有待改进,引脚的确是一个问题。
在交流中前进,共同实现nios的应用。
当然可以,定制sdram模块的时候,跳出的界面下面有两个备选框框,就是用来控制是否总线复用的,选中三态桥复用地址、数据总线后,需要在Nios系统模块外编写了相应的复用逻辑把管脚分配出去。但这样用可能对其读写性能有所影响。
返回列表