DC 偏移会与 LO 混频,产生 LO 馈通,即wLO的频率。I和Q分支的DC偏移加入正交,形成以下的LO馈通振幅:
通过在基带信号中添加一个反向偏差,可对LO馈通进行校正。许多双高速DAC或集成发射器解决方案,例如:TI的AFE7071等,都包括生成校正用基带偏差的数字电路。找到I和Q基带信号最佳DC偏差值的一种简单方法是,监测LO馈通振幅,并反复地改变首个I DC偏差,然后再改变Q DC偏差,最终找到最小LO馈通(图3)。在pass 1期间,Q DC偏差保持不变,而对I DC偏差进行扫描,直到找到最小LO馈通为止。在pass 2期间,I DC偏差值维持在最低限度,而对Q DC偏差进行扫描,直到找到最小LO馈通为止。在理想情况下,每个I和Q仅需要一个pass,但首批2个pass期间LO馈通最小值所产生的测量误差,通常亦意味需要3个或者4个pass。