首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
FPGA/CPLD可编程逻辑
» 从Kintex-7 到Kintex UltraScale:如何节省34 %的功耗
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
从Kintex-7 到Kintex UltraScale:如何节省34 %的功耗
发短消息
加为好友
pengpengpang
(pengpengpang)
当前离线
UID
1023229
帖子
6106
精华
0
积分
3055
阅读权限
90
来自
中国
在线时间
156 小时
注册时间
2013-12-20
最后登录
2016-7-3
论坛元老
UID
1023229
来自
中国
1
#
打印
字体大小:
t
T
pengpengpang
发表于 2014-7-29 23:38
|
只看该作者
从Kintex-7 到Kintex UltraScale:如何节省34 %的功耗
如何
作者:Steve Leibson, 赛灵思战略营销与业务规划总监
Xilinx UltraScale体系架构进行了很多重大优化,这些优化的好处之一是降低功耗。以下的短视频演示了使用不同的UltraScale增强功能所节省的功耗——直接比较同样配置下Kintex - 7 325T与Kintex UltraScale KU040设备性能。
视频讲解了这些UltraScale增强功能:
? DSP48E2优化——显示节省了10%的功耗(请参见 “
UltraScale DSP48E2:在每个slice实现更多DSP
”)
? Kintex UltraScale GTH SerDes收发器与Kintex-7 GTX收发器对比,节省大约20%功耗,甚至收发器运行更快,参见“
Kintex UltraScale 16.3Gbps SerDes端口驱动 8英寸背板,没有出现错误
”)。
? BRAM硬化级联——显示提高约30 %的性能
总之,该视频演示按照测试配置节省34%功耗,主要是由于使用Kintex的UltraScale器件实现加速。您的测试结果可能有所不同,但有一点可以肯定的是,使用UltraScale架构可以大幅节省功耗!
以下为视频:
原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/From-Kintex-7-to-Kintex-Ult...
? Copyright 2014 Xilinx Inc.
如需转载,请注明出处
收藏
分享
评分
记录学习中的点点滴滴,让每一天过的更加有意义!
回复
引用
订阅
TOP
返回列表
嵌入式技术
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议