首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

S2C推出基于赛灵思Virtex-7 2000T 3D FPGA的新IP、算法和ASIC快速原型平台

S2C推出基于赛灵思Virtex-7 2000T 3D FPGA的新IP、算法和ASIC快速原型平台


作者:Steve Leibson, 赛灵思战略营销与业务规划总监
FPGA是开发新IP、算法和整个ASIC原型的很好的目标平台。S2C刚刚发布最新的原型平台,基于赛灵思 Virtex-7 2000T 3D FPGA的 SingleE V7 Logic Module 。它尺寸为260mm x 170mm,有以下特性:
8个高速接口,960个I/O可访问70多张子卡库,快速创建原型目标板载DDR3 SO-DIMM套,扩展至8GB内存,运行速度每秒1600MB通过以太网和USB对可编程时钟产生、设计重置、虚拟I/O和开关、I/O电压设置以及电压/电流/温度的监控和硬件状态进行远程控制管理单个PC可以管理多个SingleE V7 Logic Module

S2C SingleE V7 Logic Module可以从事许多硬件开发任务,包括:
运行ESL仿真,评估模型精确度在目标架构上验证SoC软件使用真正的硬件开发算法在软件中创建测试案例,在硬件原型上运行使用主机里存储的向量在FPGA原型硬件上运行回归测试原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/S2C-rolls-new-IP-algorithm-...
© Copyright 2014 Xilinx Inc
如需转载,请注明出处




记录学习中的点点滴滴,让每一天过的更加有意义!
返回列表