Performance | Frenquency (MHz) | TIMER | Data Bus | Address Bus | Ext Intterrupts | Int Interruputs | Watchdog | PACKING | 52MIPS @40MHz | 40 | Four 16-Bit Timers or Two 32-Bit Timers | 8/16/32 | 32 | 12 | 16 | Software Watchdog | BGA357 |
IBM的PowerPC405GP芯片简介
编程示例可参见系统初始化 PCI设备初始化和网络分析
32位RISC嵌入式CPU,内核主频达到200MHz PC-100,动态随即存储接口(Synchronous DRAM Interface).
100MHz外围设备总线(External Peripheral Bus)
- Flash ROM/Boot ROM 接口
- 支持8-16-32位SRAM和外设
- 8个Devices
- 支持外部控制
DMA---,支持外设,内部UART和内存,4个通道
PCI总线接口---可设置同步,异步内置时钟
以太网(Ethernet)----支持10/100Mbps全双工(Full-duplex)
媒介独立接口(Medium Independent Interface(MII)
可编程中断控制器(Programmable Interrupt Controller)----支持来自不同资源的中断
- 支持24个中断,7个外部中断,17个内部中断
- 边沿触发或上下沿触发
- ......................
CPU一次只能处理一个中断,共有18个中断优先级(priority order)
32位地址线可达4GB的寻址空间
主要控制器包括: SDRAM存储控制器,外部设备总线控制器(EBC),DMA控制器,UART,IIC总线接口,通用寄存器控制器(General Purpose I/O Controller),通用中断控制器(Universal Interrupt Controller, UIC), JTAG.
两个总线分别支持不同的外设
- 64位,100M Processor Local Bus(PLB),支持 high performance 外设
- 32位,50M On-chip Perpheral Bus(OPB),支持 less performance-critical 外设
先进的功能
- PCI接口
- 内部集成以太网口(Ethernet port on-chip)
- Code pack decompression to improve code density
驱动PowerPC405GP的PowerPC405B3内核包括
- 200MHz CPU 内核
- 内存管理单元(Memory Mannanagement Unit,MMU)
- 16K指令缓村(instruction caches)和8K数据缓存(data caches)
- Multiply-Accumulate (MAC)功能
- 计时器(Timers)
- 调试,JTAG和Trace debug logic
- 内核带有4K的SRAM
一个64位累加计时器,由CPU时钟驱动
三个计时器:可编程内部计时器(Programmable Internal Timer,PIT),固定内部计时器(Fix Internal Timer,FIT),看门狗计时器(Watch Dog Timer,WDT)
|