首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

数字IC低功耗设计入门(二)——物理级低功耗设计&to be continued?

数字IC低功耗设计入门(二)——物理级低功耗设计&to be continued?

前面学习了从系统级到门级的低功耗设计,现在简单地了解了一下物理级设计。由于物理级的低功耗设计与后端有关了,这里就不详细学习了。这里主要是学习了一些基本原则,在物理级,进行低功耗设计的基本原则是:
       ·对于设计中翻转活动很频繁的节点,采用低电容的金属层进行布线;
       ·使高翻转率的节点尽可能地短;
       ·对于高负载的节点与总线,采用低电容的金属层;
       ·对于特别宽的器件,采用特殊的版图技术,以得到更小的漏极结电容。
      ·在有些布局布线工具中,可以将功耗作为优化目标来生成时钟树。
  低功耗设计入门的学习到这里就结束了,然而这只是入门。在低功耗设计这个专题里面,还有很多东西要学习。在后续的日子里(可能是几个月后,也可能是一两年后,也可能更久),我会深入学习一下低功耗设计,学习的方向主要是:
  ·结合一些具体的Design进行低功耗设计,熟悉低功耗的流程;
  ·使用PT进行低功耗的分析;
  ·更多的低功耗设计技巧;
主要就是这三个了,顺序不唯一,但是先立个flag吧,嗯,to  be  continued~~
返回列表