你说的我还是有点不明白,其实我们是为了九月份的比赛来准备系统,其中包括,51单片机,还有fpga板,而现在遇到的问题是高速高精的adda,都在fpga板上了(因为单片机的速度不够),所以要51给fpga一些指令如,ad的采样率,采集个数,还有sram的首地址等等,fpga在接到这些数据后就自动执行完成采集,回放等等,我的计划:在fpga中有两级控制模块。第一级:将51的四个8bit数据转换成16bit的地址和数据,然后根据译码来控制相应的器件,第二级是一个数据寄存器,来存储数据 第二级我有点思路,现在就是第一级的功能有点复杂,对于我这个verilog的初学者有点难,多特来请教一下,希望各位高手指点一二。。。
[此贴子已经被作者于2007-8-4 9:32:11编辑过] |