首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

Altera和Synopsys合作为ASIC设计提供Nios II处理器内核

Altera和Synopsys合作为ASIC设计提供Nios II处理器内核

Altera公司和Synopsys有限公司宣布Altera流行的Nios II处理器内核通过DesignWare Star IP包提供许可给客户使用这一新品扩展了Altera现有的FPGAHardCopy结构化ASIC产品供给,帮助Nios II用户将设计移植到标准单元ASICNios II处理器内核是应用最广泛的FPGA处理器,其客户群有5,000多家电子设备生产商,包括世界上排名靠前的OEM

 

通过DesignWare Star IP包,设计人员可以使用一流Star IP供应商开发的高性能处理器和DSP内核。利用在设计重用、知识产权(IP)封装方法以及设计流程上的核心能力,Synopsys公司面向ASIC应用提供可配置、完全可综合的Nios II处理器内核。设计人员可以在代工线和工艺技术中使用该内核。结合可重用内核和Synopsys一流的工具、支持和设计服务组合,以及关键的芯片系统IP构建模块,Synopsys公司为设计人员提供了可靠的基于Nios II处理器的ASICASSP实施方案。

返回列表