- UID
- 150266
- 性别
- 男
|
使用的是MC9S12XDP512单片机,想测量bus clock,其中设置如下:
ECLKCTL = 0x40; // ECLK enabled, ECLK = Bus clock rate
(没有采用PLL,外部晶振为4MHz,即bus clock =2MHz),但实际从ECLK管脚测量波形只有260Hz。这是为什么呢?应该2MHz才对啊!
(当设置:ECLKCTL = 0x43; // ECLK enabled, ECLK = Bus clock rate/4
实际从ECLK管脚测量波形又变为65Hz)
另外,core clock = 2 x bus clock.
因为MC9S12XDP512的core clock 最大为40MHz,是不是bus clock最大只能20MHz,即当使用PLL时,是不是PLLCLK最大只能设置为40MHz?
|
|