首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
Altera Nios 软核嵌入式处理器
» PCA8563中文资料,管脚图,引脚图
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
PCA8563中文资料,管脚图,引脚图
发短消息
加为好友
datasheet001
当前离线
UID
789517
帖子
29
精华
0
积分
423
阅读权限
0
在线时间
1 小时
注册时间
2009-5-7
最后登录
2009-9-21
禁止发言
UID
789517
性别
男
1
#
打印
字体大小:
t
T
datasheet001
发表于 2009-6-26 16:48
|
只看该作者
PCA8563中文资料,管脚图,引脚图
中文
,
资料
概述
PCA8563是一款针对低功耗而优化的CMOS实时时钟/日历
芯片
。它提供一个可编程时钟输出、中断输出和掉电(voltage-low)检测器。所有的地址和数据都是通过一条双线双向的I2C总线串行传输。总线速率最高为400 kbit/s。内置的字地址寄存器在每次写入或读取数据字节后会自动加1。
特性
a
使用32.768 kHz石英晶体,可提供年、月、日、星期、时、分和秒等信息
世纪(百年)标志
时钟工作电压:1.8V~5.5V
低后备电流:典型值为0.25μA(VDD=3.0V,Tamb=25℃时)
400 kHz的双线I2C总线接口(VDD=1.8V~5.5V时)
外围设备的可编程时钟输出(32.768kHz,1024 Hz,32Hz和1Hz)
报警和定时器
内部集成了振荡电容
片内上电复位
I
2
C总线从地址:读,A3H;写,A2H
开漏中断引脚
ESD保护超过2000V HBM(JESD22-A114规范)、200V MM(JESD22-A115规范)和2000V CDM(JESD22-C101规范)
闭锁测试(根据JEDEC标准JESD78执行)电流(latch-up)超过100μA
应用
a
移动电话
便携式设备
电子
仪表
电池供电产品
管脚图/管脚描述
引脚序号
引脚名称
功能
1
OSCI
振荡器输入
2
OSCO
振荡器输出
3
INT
中断输出(开漏;低电平有效)
4
Vss
地
5
SDA
串行数据输入/输出
6
SCL
串行时钟输入
7
CLKOUT
时钟输出,开漏
8
VDD
正向供电电压
典型应用电路
相关的资料:
PCA8563 PDF,DTASHEET
收藏
分享
评分
电子元器件手册网
手册 电子元件QQ群 84967433
回复
引用
订阅
TOP
返回列表
DSP技术
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议