首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

请教XilinxFPGA VIRTEXIIPro DCM时钟的问题!!

请教XilinxFPGA VIRTEXIIPro DCM时钟的问题!!

    我现在做一个设计。现在已经到了综合和FPGA验证的关键时候了。出现了一些问题,请大家帮忙。


    综合之后,出现了一下的问题。时钟信号比逻辑设计当中SDRAM 的CS_控制信号往后推了大
概2.5个ns,导致所用的SDRAM不能正常工作。以前做行为仿真的时候,时钟信号的上升沿在
CS_前1ns处,我用的时钟频率是33MHz。设计当中,我用了DCM,产生四个时钟:原始时钟
EXT_CLK,经过一个IBUFG,一个BUFG,然后分别接四个锁相环的CLKIN产生了一个/2,/4,/16,
18/25的四个时钟,然后分别经过四个BUFG,得到所需要的时钟。锁相环的CLKFB连接锁相环的CLK1X.


我不知道这样做为什么出现了这样的问题.还有请高手指教怎么做才能满足设计要求阿?另外设计当中,我怎么样用约束文件去约束产生的电路??请高手指教.多谢!!

DCM需要一定的时间才可以输出正确的信号,就是当lock信号置高后,输出才是有效的。你可以检测一下时序上是不是出了什么问题。
Poet with knife- Blood Romantic
谢谢大侠了!我试试看,要是不行就再向您请教!!!
返回列表