首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

关于锁相环的问题

输出信号相位确实是随着输入信号的相位变化而变化呀,这与输入和输出信号的相位差是一个常数不矛盾哪。
请教楼上的兄弟:

如何解释PLL的去phase jitter and phase float?如果是随着输入变的话还是存在jitter  and float?

关于锁相环的问题

锁相环的去相位抖动时环路锁定后输出信号很稳定了。
但是,
书上讲锁相环锁住时输入和输出信号的相位差是一个常数
如果为了保持这一相位差不变的话,
那么输出信号相位也也应该随着除信号的相位发生变化。
我不知那种说法对。
请专家帮忙解答。
   谢谢
锁相环是可以除去相位抖动,同时锁相环锁住时输入和输出信号的相位差是一个常数,这是因为锁相环的环路带宽通常被设计为非常窄,输入信号的相位抖动可以被过滤掉。此时时环路锁定后输出信号很稳定了,而输入信号的相位基值不会被滤掉。

锁相环问题

我的锁相环输出的波形抖动 但频率是对的 是什么原因呀
我就是我 唯一的我
返回列表