首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

基于赛灵思Virtex2 Pro FPGA 的一种多码率LDPC 码编码器的设计与实现

基于赛灵思Virtex2 Pro FPGA 的一种多码率LDPC 码编码器的设计与实现

作者:陈广,赵旦峰,李加洪
哈尔滨工程大学信息与通信工程学院,哈尔滨 (150001)
E-mail: chenguang@hrbeu.edu.cn
摘 要:本文针对多码率低密度奇偶校验(LDPC)码编码器实现复杂度较高的特点,讨论了具有低编码复杂度的准循环LDPC 码,文中提出了一种码长一定,仅对低码率的基矩阵的行进行合并的校验矩阵构造方法。利用串行准循环电路的准循环特性,设计了多码率LDPC码编码器。并采用Verilog HDL 语言,在Xilinx 公司的Virtex2 Pro 的FPGA 芯片上实现了编码器的设计。综合报告表明:与单一码率相比,在仅增加少量硬件资源消耗的情况下,编码器能够根据信道条件的改变来调整码率,从而提高信息的传输效率。

附件大小一种多码率LDPC 码编码器的设计与实现207.73 KB
记录学习中的点点滴滴,让每一天过的更加有意义!
返回列表