首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

分享:如何生成Xilinx FPGA的Cadence 原理图库

分享:如何生成Xilinx FPGA的Cadence 原理图库

因为前段时间自己用到一款Xilinx Virtex-Ii FPGA,然而,作为一个懒人,在新建原理图封装(library)的时候,我遇到了麻烦。但经过仔细调研,发现Xilinx并不提供现成的的FPGA 原理图库。由于现在FPGA管脚数越来越多(多的达1000个以上),一个一个地输入管脚名,简直是噩梦。而且,即使你很勤劳地把所有管脚都输入,也难保其中不会出错。
所以,到勾狗上勾了两天,加上自己摸索,终于找到了一种相对来说比较便捷的方法。
第1步:当然是到Xilinx的官网上下载所谓pin out 文件。比如说我下载了一个virtex2_pkgs_zip.zip文件,
包含了V-II的所有型号FPGA的pin list。例如其中的2v500fg256就是我想要的。
第2步:打开2v500fg256.txt,会看到其中的
Package Name 、Bank name,IO Type这三列信息很有用。
新建一个excel表格,导入数据(文本文档格式),将2v500fg256.txt导入。
第3步:在capture中,选择file->new-> library。
第4步:单击新建的library,选择new part from spread sheet.
你将会看到一个原理图管脚分配表
第5步:将excel中的相关列的信息粘贴到该表中。

到了这一步,就OK了。剩下的,就是一些小修小补的事情,原理图库就建好了。
说起来,还是蛮简单的,最关键在于知道有第4步,其它就不是问题啦。
记录学习中的点点滴滴,让每一天过的更加有意义!
返回列表