首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

基于USB3.0协议的PC与FPGA通信设计(2)

基于USB3.0协议的PC与FPGA通信设计(2)

(2)USB3.0数据传输测试。设计通过EP1 OUT端点来控制EP2 IN和EP2 OUT两个端点数据的接受和发送。当通过EP1  OUT发送的最后32位数的低4位为4’h1时,FPGA接受来自EP2 OUT端点的数据;当通过EP1  OUT发送的最后32位数的低4位为4’hF时,FPGA向EP2  IN端点发送测试数据,如图5所示。图6为逻辑分析仪实时监测的PC向FPCA发送的数据显示。
5 结束语
本文介绍了USB3.0控制器的固件及FPGA读写操作的主要工作机制,并通过实验验证了所设计USB3.0板卡的稳定性及正确性。对USB3.0固件机制的深入研究是提高设计质量的前提,因而有必要对该固件作进一步研究以提高设计的效率与正确性。
继承事业,薪火相传
返回列表